菜单
  

    2005年,Verilog得到进一步的完善和更新,即1364-2005标准。该版本对上一版本做出了细微的修正,同时还增添了一个相对独立的部分,即Verilog-ASM。这个扩展使得Verilog可以对集成的模拟和混合信号系统进行建模。
    2009年,IEEE 1364-2005和IEEE 1800-2005两个部分合并为IEEE 1800-2009,成为了一个新的统一的SystemVerilog硬件描述验证语言(hardware description and verification language,简称 HDVL)。
    2  系统总体设计
    2.1系统设计的流程
    在对所要开发的系统的理解上和系统进行最初的模块化的基础上,本设计利用Quartus II进行系统开发,进行大体的功能设计。采用以下的流程操作:首先,用Verilog HDL硬件编程语言进行程序的编写,再进行编译,编译成功则进行下一步,否则,要不断地继续完善。然后,进行仿真验证,如果结果满意,则进行对使用芯片的时序分析和设置芯片管脚位置,并将程序下载到硬件电路中。在具体实验箱上验证程序的功能。如果在仿真验证后,结果并不满意,则需要将程序进行进
    一步的修改和完善
  1. 上一篇:MATLAB雷达目标航迹模拟器的ARM软件设计和实现
  2. 下一篇:宽带圆极化微带天线设计+文献综述
  1. 超大规模集成电路中软模块的布局

  2. 光电系统近似模型研究

  3. PID控制在非线性时延离散混沌系统中的应用

  4. 基于差分进化算法的自动...

  5. 基于混沌的图像加密通信...

  6. MPS模块化生产系统的开发及研究+PLC梯形图

  7. HFSS的SIR微带带通滤波器设计

  8. 杂拟谷盗体内共生菌沃尔...

  9. 中考体育项目与体育教学合理结合的研究

  10. java+mysql车辆管理系统的设计+源代码

  11. 酸性水汽提装置总汽提塔设计+CAD图纸

  12. 电站锅炉暖风器设计任务书

  13. 乳业同业并购式全产业链...

  14. 当代大学生慈善意识研究+文献综述

  15. 河岸冲刷和泥沙淤积的监测国内外研究现状

  16. 大众媒体对公共政策制定的影响

  17. 十二层带中心支撑钢结构...

  

About

751论文网手机版...

主页:http://www.751com.cn

关闭返回